Artesis Plantijn Hogeschool Antwerpen
Wetenschap en Techniek
campus Spoor Noord Ellermanstraat
Ellermanstraat 33 - 2060 Antwerpen
wt@ap.be
FPGA programming33974/2199/2122/1/48
Studiegids

FPGA programming

33974/2199/2122/1/48
Academiejaar 2021-22
Komt voor in:
  • Bachelor in de toegepaste informatica, trajectschijf 1
    Keuzeoptie:
    • IT & Internet of Things
In andere opleidingen:
  • Bachelor in de elektronica-ICT als FPGA programming
Dit is een enkelvoudig opleidingsonderdeel.
Studieomvang: 3 studiepunten
Men kan dit opleidingsonderdeel niet volgen binnen een
  • examencontract (met het oog op het behalen van een creditbewijs).
  • examencontract (met het oog op het behalen van een diploma).
Titularis: Van Merode Dirk
Onderwijstalen: Nederlands
Kalender: Semester 2
Dit opleidingsonderdeel wordt gequoteerd op 20 (tot op een geheel getal).
Mogelijke grensdata voor leerkrediet: 15.03.2022 (2de semester)
Tweede examenkans: wel mogelijk.
Tolereerbaarheid: Dit opleidingsonderdeel komt in aanmerking voor tolerantie onder de voorwaarden van de opleiding waarvoor je bent ingeschreven.
Totale studietijd: 78,00 uren

Volgtijdelijkheid

Op dit opleidingsonderdeel is er geen volgtijdelijkheid van toepassing.

Korte omschrijving

Theorie:

Deze cursus is een inleiding tot het gebruik van FPGA's (Field Programmable Gate Array), van digitale basiscircuits tot systemen op chip.

De cursus richt zich op de ontwikkeling van synchrone schakelingen, zowel tellers als Finite State Machines, en dit zowel met combinatorische en sequentiële basisblokken als met VHDL in een FPGA.

In de cursus wordt een introductie gegeven over de basiswerking van een FPGA, om dieper in te gaan op alle hardwarecomponenten binnen een FPGA werkt en waarom hij presteert zoals hij doet.

Labo:

In het lab krijgen studenten een grondig inzicht in de specifieke werking van de basis FPGA-hardware, gaan ze verder met het gebruik van de verschillende extra hardware-blokken in de FPGA en bouwen ze een systeem op chip in de FPGA. De studenten bouwen eveneens een Finit State Machine op en testen de digitale componenten of systemen via simulatie en op de werkelijke hardware.

OLR-Leerdoelen (lijst)

A.6. Application Design
Verklaart algemene principes en verschillende hardware blokken binnen een FPGA.
Verklaart de verschillende onderdelen, gebruik en betekenis uit een datasheet van een moderne FPGA.
B.1. Design and Development
Ontwikkelt een uitgewerkt digitaal systeem op een FPGA met behulp van een Hardware Description Language.
Ontwikkelt een hiërarchisch ontwerp met gebruik van componenten.
Ontwikkelt en implenteert combinatorische schakelingen met VHDL in een FPGA.
Ontwikkelt en implenteert rekenkundige schakelingen met VHDL in een FPGA.
Ontwikkelt en implenteert synchrone tellers met combinatorische en sequetiële bouwstenen.
Ontwikkelt en implenteert synchrone tellers met VHDL in een FPGA.
Ontwikkelt en implenteert Finite State Machines met combinatorische en sequetiële bouwstenen.
Ontwikkelt en implenteert Finite State Machines met VHDL in een FPGA.
Ontwikkelt een testbench om de werking van een digitale component of systeem te simuleren.
Gebruikt de test- en debughulpmiddelen van de softwares om de werkelijke werking van een digitale component of systeem te testen.
Verklaart de juiste werking van een digitale component of systeem aan de hand van de simulatie of hardware test.

Leerinhoud

Theorie:
Synchrone tellers

Finite State Machines


FPGA architectuur


Labo:
Basispoorten in VHDL
Combinatorische schakelingen in VHDL
Analytische tools
Simulatie in VHDL
Sequentiële schakelingen in VHDL
Signaalconditionering in VHDL
Systeem ontwerp

Finite State Machines in VHDL

Hardware testen en debuggen

Studiematerialen (tekst): Verplicht

ELEKTRONISCHE LEEROMGEVING: (vrij ter beschikking voor elke student)
In een cursus bij dit opleidingsonderdeel op de elektronische leeromgeving wordt aanvullend studiemateriaal en studieinformatie aangeboden. Deze vormen de kern van de te kennen en te kunnen leerstof. Aanvullend studiemateriaal, audiovisuele kennisclips, feedbackclips en studie-informatie wordt er ook aangeboden.

LAPTOP:
De student dient voor dit opleidingsonderdeel zijn/haar persoonlijke laptop te gebruiken. Er worden faciliteiten geboden voor de aanschaf/installatie van de noodzakelijke software.

Onderwijsorganisatie

Werkvormen
Hoor- en/of werkcolleges12,00 uren
Practicum en/of oefeningen24,00 uren
Werktijd buiten de contacturen42,00 uren

Toetsing (lijst)

Evaluatie(s) voor de eerste examenkans
MomentVorm%Opmerking
AcademiejaarKennistoets30,00open en gesloten vragen: momentopname op examen, digitaal
AcademiejaarVaardigheidstoets hands on50,00casus: momentopname op examen, digitaal
Ontwerpt een digitale schakeling op de FPGA
AcademiejaarVaardigheidstoets hands on permanent (Permanente evaluatie)20,00casus: momentopname na proces, digitaal
Tijdens het academiejaar is zijn er twee vaardigheidstoetsen om een digitale schakeling te ontwerpen op de FPGA die telkens voor 10% van het totaal meetellen.
Evaluatie(s) voor de tweede examenkans
MomentVorm%Opmerking
Tweede examenperiodeKennistoets30,00open en gesloten vragen: momentopname op examen, digitaal
Tweede examenperiodeVaardigheidstoets hands on70,00casus: momentopname op examen, digitaal
Ontwerpt een digitale schakeling op de FPGA

Toetsing (tekst)

Permanente evaluatie met verplichte aanwezigheid:.
Er wordt een 0 op het deelexamen (Vaardigheidstoets hands on permanent) gegeven indien de student 4 of meer keer ongewettigd of gewettigd afwezig is op semesterbasis.
De student kan 1 afwezigheid inhalen en dit enkel indien het organisatorisch mogelijk is. De student neemt het initiatief om binnen de 3 kalenderdagen na de gemiste sessie met de lector deze inhaalsessie in te plannen.